您的位置: 旅游网 > 生活

影响世界的专利集成电路诞生史

发布时间:2019-08-15 15:54:02

  是在一片很小一片(诸如指甲大小的)半导体材料上有效、紧凑地排列大量有源、无源元件构成的微型电子电路,也称微型芯片。其尺寸小、重量轻、经久耐用。1947年贝尔实验室发明了晶体管,但是由其组装的电子电路设备仍显笨重。业内人士千方百计使其小型化,设想和实施过各种方式方法,真正经世致用的解决方案产生于美国德克萨斯仪器公司(下文称德州仪器公司)1959年2月6日向美国专利局申请,名称为《微电子电路》的专利申请,并于1964年6月2 日被授予专利权,专利号US 1 874 ,发明人是杰克 基尔比(Jack Kilby)。

  杰克 基尔比1958年5月作为电气工程师进入德州仪器公司,任务是使已有电子器件小型化。当年夏天,他由于是新员工而不享有休假资格,就充分利用同事们长假期间,对公司生产的器件小型化进行系统分析、研究和探索,经过缜密思考,认为把不同半导体材料生产的元件再小型化,然后手工组装成电路,这种思路很难在小型化上有质的变化;他反复琢磨怎样才能将晶体管、电阻、电容等电路元件集成在一块半导体材料基片上,然后互连成一个完整电路,实现微型化突破;基于现代电子学知识,很快形成了可行构思,并用心撰写了解决方案草案。当他的上司威利斯.阿德科克(Willis Adcock)休完假上班后,他就把草案交给了阿德科克。后者很欣喜,但仍存怀疑,要求通过具体电路示范证明这样的集成是可行的。1958年8月,他把一些电路元件临时搭建在一个改进的半导体基片上进行了演示。然后,基尔比致力于在硅半导体芯片上生成元件、接点、接点互联,成功形成移相振荡器电路。在一系列试验基础上,产生了本文前面所述的专利。

  该专利揭示了在单晶半导体材料芯片上含有多个电路元件,例如至少一个有源电路元件和至少一个无源电路元件的集成电路。多个结型晶体管在该芯片中,每个包含有相反导电率型的半导体材料不同薄层的晶体管邻接在作为基片的晶体的主面上,形成一个基极和一个叠在一个集电极区域上的发射极区域,每个所述的晶体管的发射极和集电极全部伸展到所述的表面,多个分开的芯片细长区域形成半导体电阻作为电阻,该细长区域上也使晶体管在所述的表面上相互隔离,并且用导电手段互联选定细长区域、晶体管区域之间。如有必要也可在上述集成电路中含有P-N结电容。

  下面结合附图介绍一个实施例。图6a展示了已将含有扩散P-N结的单晶半导体的芯片加工成了集成的多谐振荡器。晶体的不同区域已用相应电路元件功能符号标出。图6b是在图6a的芯片中各种不同电路元件之间关系的线路图。优选的半导体芯片是硅或锗的,其具有合适的导电率,如 欧姆-厘米P型锗,并抛光晶体的一侧;然后,对芯片在其表面约0.7密耳深形成n型层的锑扩散处理;再后,将芯片块刻成合适的尺寸0.2英寸 0.08英寸,并研磨未抛光一面,使晶体厚度为0.0025英寸。

  将镀金的铁镍钴合金导线(50)熔入芯片图示相应位置,通过掩膜将相应的金蒸发使得()区域与诸如晶体管的基极接点和电容触点的n区域形成电阻连接。通过合适形状的掩膜将铝蒸发实现晶体管发射极区域(56),形成其与n层的纯净接触。然后,用感光胶或漆覆盖芯片,并通过曝光、显影保留漆的图形用作抗蚀剂,使芯片成一定形状。具体地讲,这样的蚀刻形成在芯片的槽实现R1和R2和电路其他元件之间绝缘,也形成以预先计算好的配置成型所有的电阻区域。尽管优先使用电解蚀刻,但是或者化学蚀刻或者电解蚀刻等都行。下一步,用溶剂将光刻胶洗去,并用同样的照相术处理,掩膜形成台面(60)。再次将芯片浸入蚀刻剂中,在曝光区域将n层去除。再去除光刻胶。将金线(70)用热的方法焊接到相应的区域使他们之间完全连接,最后清洗干净已有的蚀刻。上述金线(70)也可用其他方法代替,例如通过掩膜,将诸如氧化硅绝缘材料蒸发到连接点以外的半导体线路芯片上,然后用诸如金、银等导电材料在绝缘材料上设置必要的互连电路。如需要可将整个密封起来。

2008年武汉零售F轮企业
2011年济南生鲜食品战略投资企业
2013年台湾C+轮企业
猜你会喜欢的
猜你会喜欢的